一种基于40 nm CMOS工艺的电流舵DAC IP核设计

2017 
基于SMIC 40 nm CMOS工艺,设计了一种10位100 MS/s DAC IP核.该DAC IP核采用6+4分段式电流舵结构,1.1 V/2.5 V双电源供电,满量程输出电流为20 mA.完成了DAC IP核电路和版图的原型设计,提取了物理模型与时序模型,组成基本的数据交付项.对该DAC IP核进行了仿真分析,给出了流片后的测试结果.
    • Correction
    • Source
    • Cite
    • Save
    • Machine Reading By IdeaReader
    0
    References
    0
    Citations
    NaN
    KQI
    []